Update README.md
This commit is contained in:
parent
c89c8a480b
commit
0c339ad208
12
README.md
12
README.md
@ -3,14 +3,14 @@
|
||||
# NPM: 202410715022
|
||||
# PRAKTIKUM
|
||||
### 1. Praktikum 1: Pengenalan Logisim dan Rangkaian Kombinasional
|
||||
#### Pada praktikum ini dipelajari penggunaan Logisim sebagai media simulasi rangkaian digital serta konsep dasar rangkaian kombinasional, termasuk pengenalan gerbang logika dan cara menyusun rangkaian logika sederhana.
|
||||
#### Mempelajari penggunaan Logisim sebagai media simulasi rangkaian digital serta konsep dasar rangkaian kombinasional, termasuk pengenalan gerbang logika dan cara menyusun rangkaian logika sederhana.
|
||||
### 2. Praktikum 2: Implementasi K-MAP Decoder & Encoder, dan Komparator
|
||||
#### Praktikum ini membahas penyederhanaan fungsi logika menggunakan Karnaugh Map (K-Map) serta implementasinya dalam perancangan decoder, encoder, dan komparator untuk membandingkan nilai biner.
|
||||
#### Penyederhanaan fungsi logika menggunakan Karnaugh Map (K-Map) serta implementasinya dalam perancangan decoder, encoder, dan komparator untuk membandingkan nilai biner.
|
||||
### 3. Praktikum 3: Rangkaian Half Adder & Full Adder
|
||||
#### Pada praktikum ini dipelajari perancangan rangkaian half adder dan full adder sebagai dasar operasi penjumlahan biner, termasuk analisis tabel kebenaran dan fungsi logikanya.
|
||||
#### Perancangan rangkaian half adder dan full adder sebagai dasar operasi penjumlahan biner, termasuk analisis tabel kebenaran dan fungsi logikanya.
|
||||
### 4. Praktikum 4: Multiplexer (MUX) & Demultiplexer (DEMUX)
|
||||
#### Praktikum ini membahas fungsi dan perancangan multiplexer sebagai pemilih data serta demultiplexer sebagai penyalur data berdasarkan sinyal selektor.
|
||||
#### Fungsi dan perancangan multiplexer sebagai pemilih data serta demultiplexer sebagai penyalur data berdasarkan sinyal selektor.
|
||||
### 5. Praktikum 5: Rangkaian Sekuensial (Flip-Flop)
|
||||
#### Pada praktikum ini dipelajari konsep rangkaian sekuensial, khususnya flip-flop, untuk memahami penyimpanan data, perubahan keadaan output, serta pengaruh sinyal clock.
|
||||
#### Konsep rangkaian sekuensial, khususnya flip-flop, untuk memahami penyimpanan data, perubahan keadaan output, serta pengaruh sinyal clock.
|
||||
### 6. Praktikum 6: Membuat Modul Rangkaian Digital (ALU 8 BIT)
|
||||
#### Praktikum terakhir merupakan integrasi seluruh materi sebelumnya dalam pembuatan ALU 8-bit yang mampu melakukan operasi aritmatika dan logika dasar sebagai modul rangkaian digital.
|
||||
#### Integrasi seluruh materi sebelumnya dalam pembuatan ALU 8-bit yang mampu melakukan operasi aritmatika dan logika dasar sebagai modul rangkaian digital.
|
||||
Loading…
x
Reference in New Issue
Block a user